在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: 桨paddle

[求助] bandgap做LVS验证时遇到这样的问题该如何解决?

[复制链接]
发表于 2016-11-2 15:41:39 | 显示全部楼层
好想知道楼主怎么把这个ERC问题清掉的
发表于 2016-11-24 09:49:30 | 显示全部楼层
回复 11# fzj1992130


   这个NW接地是follow电路的设计,这个是清不掉,只能评估看有没有风险,能不能waive。推荐的做法是离正电位的NW远一些,有些fab就有rule要求要拉开40um!!   一般来说,NW接高电位(比如power—VDD),PW(psub)接低电位(比如说ground—VSS),layout这样画一方面是为了符合电路设计,给MOS等器件正确的sub电位,确保lvs不会出错;另一方面,也是为了降低PN结正偏的风险。
发表于 2016-11-24 16:15:26 | 显示全部楼层
建议去找design确认一下
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 08:41 , Processed in 0.013711 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表