在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7628|回复: 16

[讨论] LDO 设计问题

[复制链接]
发表于 2016-10-10 00:07:34 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 wang439876604 于 2016-10-10 08:02 编辑

最近设计一款LDO,输出电压为1.8V,负载电流为0~20mA,轻载到重载或者重载到轻载切换时间为1nS,要求电压的过冲小于输出电压的10%。无片外补偿电容,不知道这个指标有没有合不合理?请高人指点一二。
发表于 2016-10-13 10:22:09 | 显示全部楼层
capfree 过冲在乎的是带宽 也就是功耗 不在乎功耗 就使劲往上推
发表于 2016-10-14 10:06:44 | 显示全部楼层
Consider loop gain BW and the buffer' SR which is the previous stage of the pass element.
 楼主| 发表于 2016-10-16 09:39:44 | 显示全部楼层
回复 2# aircraft


    请问3.3V工作模式下,电流小于100uA,能够做到吗?
 楼主| 发表于 2016-10-16 09:44:29 | 显示全部楼层
回复 3# chinwei


    由于电压工作范围在2~3.6V,输出的电压为1.8V,源级跟随器的buffer好像没法用,所以没有采用buffer电路。还有采用buffer电路以后主极点不能放置在power管的输入端,主极点不知道放在什么地方。不知道楼上有没有好的建议。
发表于 2016-10-19 09:14:45 | 显示全部楼层
什么应用?1ns这个速度太快了,
100ns还可以实现
发表于 2016-10-21 13:31:37 | 显示全部楼层
goooooooooooooooooooooooooood
发表于 2019-11-23 23:42:06 | 显示全部楼层
不能实现,别想了。用片外电容吧。
发表于 2019-11-25 16:43:46 | 显示全部楼层
学习学习!
发表于 2019-12-5 16:07:56 | 显示全部楼层
xuexixuexi
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 14:50 , Processed in 0.021996 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表