在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2992|回复: 4

[求助] pmos相比nmos做输入管可以减小系统输入失调?

[复制链接]
发表于 2016-5-23 17:42:44 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
rt。求问具体原因分析
发表于 2016-5-23 17:55:34 | 显示全部楼层
回复 1# 虎大王


   相同Gm,pmos管子的w是N的2倍多,因此面积WL是NMOS的两倍多,而offset=k/sqrt(WL)
发表于 2016-5-24 09:18:46 | 显示全部楼层
标准工艺中PMOS可以源、衬底接一起,
发表于 2016-5-24 12:16:52 | 显示全部楼层
不能一概而论,各种工艺都不一样
发表于 2020-3-26 17:03:29 | 显示全部楼层
最近发现差分输入对管的失调电压居然和length也有关, 以前还没考虑过这一点
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-28 08:02 , Processed in 0.022968 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表