在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2778|回复: 4

[求助] 请问为什么Reset、Clock控制器里的电路常用门级cell搭,而不用RTL写

[复制链接]
发表于 2016-5-20 10:25:56 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我看芯片级的Reset、Clock控制电路里,很多都是用门级cell搭的,而不用RTL写。
有些比如说Clock Gating直接例化gating cell可以理解。
但有些,比如说选择器(scan模式和普通模式的选择),也都用库里的门级搭,就不太理解了,为什么要这么做呢?
用RTL写不行吗?
发表于 2016-5-20 11:39:20 | 显示全部楼层
我记得是这样的,抛砖引玉,把大牛引出了
如果你自己写的话,每次综合会生成不同的名字(u_mux344,u_mux234),不利于后端找到这个时钟和reset进行优化和布局。
如果你直接调用库里的模块,比如 MX_3_8 u_clk0_clk1(),那么我们每次只要找到u_clk0_clk1就可以,后端脚本固定。
发表于 2016-5-20 15:41:22 | 显示全部楼层
一般时钟电路里会直接调用,MUX,BUF,INV,gating等。其实主要作用是为了综合以及PR时设置dont touch,这样你的时钟的定义点不会被改变,方便做流程。
发表于 2016-5-20 17:24:39 | 显示全部楼层
从逻辑功能上说,gating 只需要一个与门,但这样的时钟是不干净的。
但ICG会生成负沿LATCH+ AND, 这样可以防止毛刺。
 楼主| 发表于 2016-5-21 22:31:09 | 显示全部楼层
感觉2楼和3楼比较有道理,先谢过了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-14 12:04 , Processed in 0.022347 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表