在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5840|回复: 4

[求助] Xilinx bufgmux的时钟该如何约束?

[复制链接]
发表于 2016-5-19 18:23:19 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
环境: Xilinx ISE 14.7, Virtex 6

clk1经过bufgce接入bufgmux的I0;
clk2接入bufgmux的I1,mux之后的时钟为clk3

clk1 -> bufgce ->  I0
                         bufgmux  -> clk3
clk2 ------------>  I1

clk1 频率比clk2高,已经下了如下约束:
1. 对clk1下了priority的约束,使其优先级大于clk2
2. 在ucf里对bufgmux的I1下了TIG的约束。

目前发现有时clk1踢出的数据由clk3收下的时候会收错。时序分析报告里并没有发现时序不满足。
请教这种始终拓扑如何下约束时钟? 谢谢
发表于 2016-5-19 22:22:44 | 显示全部楼层
clk1和clk3之间注定有skew,加了约束也没用。
可以考虑加个MMCM,bufgce的输出作为MMCM的输入,MMCM输出接bufgmux的I0,clk2接I1,clk3接一个bufg,输出为clk4,clk4连接MMCM的CLKFB_IN,那么clk4与bufgce的输出保持相位一致。
注意:配置MMCM时,clock feedback source要选择user_controlled on-chip
发表于 2016-5-19 22:23:29 | 显示全部楼层
clk1和clk3之间注定有skew,加了约束也没用。
可以考虑加个MMCM,bufgce的输出作为MMCM的输入,MMCM输出接bufgmux的I0,clk2接I1,clk3接一个bufg,输出为clk4,clk4连接MMCM的CLKFB_IN,那么clk4与bufgce的输出保持相位一致。
注意:配置MMCM时,clock feedback source要选择user_controlled on-chip
 楼主| 发表于 2016-5-20 15:06:46 | 显示全部楼层
谢谢,值得一试。
clk1和clk3之间的确无法避免skew,只是困惑,如果clock tree 不能balance,工具似乎也检查不到。
发表于 2016-5-20 15:35:53 | 显示全部楼层
学习学习
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 06:18 , Processed in 0.024843 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表