在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3066|回复: 4

[求助] 基于FPGA的SRAM代码实现

[复制链接]
发表于 2016-5-13 09:49:14 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
新手问题,怎么将视频源解码后24bits 数据存入SRAM中,SRAM型号为CY7C1041DV33,还有SRAM 没有时钟,怎么确定读写时钟。实时视频处理
发表于 2016-5-13 10:31:11 | 显示全部楼层
这个SRAM是没有时钟的异步RAM,你只需要按照SRAM datasheet中的读写时序准备好相应数据就可以了。
比如地址,数据,片选,写使能,输出使能等等。你的任务就是在FPGA内部编写一个SRAM controller
 楼主| 发表于 2016-5-13 16:51:12 | 显示全部楼层
回复 2# atomdust


   恩,是这样的,是不是还需要用到FIFO,我需要实现乒乓操作,那这样的话,需要几个FIFO。FIFO该怎么设置?和SRAM控制器是关联的吗
发表于 2016-5-16 09:47:03 | 显示全部楼层
假设你板子上有两块SRAM,FPGA内部就实现一个fifo controller,按照乒乓节拍把视频数据流写入到SRAM中,写SRAM1的同时,读取SRAM2,控制好SRAM的空满以及切换。
 楼主| 发表于 2016-5-16 19:17:27 | 显示全部楼层
回复 4# atomdust


  首先谢谢你,因为需要截取视频源,你说是用双口RAM还是FIFO比较好?如果是使用双口RAM,那个大小怎么确定?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-30 01:24 , Processed in 0.020028 second(s), 9 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表