在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2444|回复: 6

[求助] bandgap的瞬态仿真问题

[复制链接]
发表于 2016-4-24 13:54:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 天使骑着魔鬼飞 于 2016-4-25 12:20 编辑

QQ截图20160424134417.png
电路如图,2个VCVS目前作理想运放使用,其中产生PTAT的那个VCVS我限制了最大输出电压;Vddl准备取代Vdd作为局部电压源,由于还没有设计完启动电路暂时搁在那里;现在有以下问题:
1.我做DC和AC仿真都没有问题,做瞬态仿真时,VDD如果是VDC直接加上去,停止时间设置为1us,就会有如下错误

                               
登录/注册后可看大图
,net76是MOS电容的栅极;但是如果停止时间设置到2us或者更大,就没有问题了.....
2.如果VDD是个斜坡电源(设置过5us和20us),根据时间设置不同,提示的错误也很多..但基本跟上面类似;
3.我试过最简单的带隙基准(就是最简单的电流镜,也没有用射级跟随器),用斜坡电源(5us)可以完成仿真;
启动电路暂时没有设计出来,不知道是不是因为启动电路的原因..本人努力自学中,但这些问题在教材上都没有(绝望ing..),还望大神们多多指教!
 楼主| 发表于 2016-4-24 19:00:15 | 显示全部楼层
默默的顶一个....
发表于 2016-4-24 19:26:21 | 显示全部楼层
看着好像是上电太快,mos管击穿了。
 楼主| 发表于 2016-4-24 19:54:33 | 显示全部楼层
回复 3# chenximing

我改为Vpwl我改为100us,仿真200us,也有问题..最奇怪的是,如果我把Vpwl第一个点设为0s,5v,第二个点设为100us,5V,从波形来看跟Vdc 5V没区别,但是输出会在120us左右输出收敛,而Vdc作电源时只要60ns....脸上大写宋体加粗的懵逼两字....
 楼主| 发表于 2016-4-24 23:49:21 | 显示全部楼层
再顶以下
发表于 2016-4-25 08:16:51 | 显示全部楼层
帮你顶一下吧。
 楼主| 发表于 2016-4-25 11:34:30 | 显示全部楼层
回复 6# 我为自己袋盐


    谢谢,再顶一下,虽然论文扯扯就可以过去,但是想弄清楚问题所在...
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 02:11 , Processed in 0.023689 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表