在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2580|回复: 4

[求助] 求解答:关于示波器测试时模块激励产生问题

[复制链接]
发表于 2016-4-20 17:17:22 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 下雨天的脚步 于 2016-4-20 17:18 编辑

模块的输入是这样的,有一个输入为10bits的数据流
激励1..png
如何用示波器测试时,让10bits数据流产生以下变化,是不是用状态机。?

激励2.png
求解答。谢谢
发表于 2016-5-4 16:34:13 | 显示全部楼层
1.你写的#只能用来仿真,是想用fpga生成TB对应的波形么?
2.如果你的想法是(1),要产生序列用状态机或者用rom都可以,但实现相应的#100,#150可能需要比较高频的时钟,你需要确认你的fpga是否支持。
3.示波器我还没见过有10个通道的,你可能需要逻辑分析仪来观察结果。
发表于 2016-5-6 14:29:14 | 显示全部楼层
1.你的TB文件只能用来仿真,产生不了波形;
2.可以直接计数来确定数据输出的时间
发表于 2016-5-6 14:47:25 | 显示全部楼层
前面正解,不用状态机都可以,就是用条件语句判断就行了。
发表于 2016-5-8 14:58:57 | 显示全部楼层
你可以用一個clock去計算,當計算到你想要的時間的時候,就輸出你想要的值.
這樣會比寫FSM簡單.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 19:41 , Processed in 0.021748 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表