在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5776|回复: 17

[求助] 100M晶振产生外部时钟输入到FPGA,怎么在内部产生一个8.05M的时钟信号

[复制链接]
发表于 2016-3-29 17:25:34 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如题,尝试用了DCM的CLKFX接口,但是只能产生大于32M的时钟,求问大神如何解决的

                               
登录/注册后可看大图
360反馈意见截图16480312105122131.jpg
发表于 2016-3-29 18:51:53 | 显示全部楼层
外部用一个4兆左右的时钟,DCM不支持生成时钟小于原始时钟
发表于 2016-3-29 19:23:54 | 显示全部楼层
先看芯片手册,每款芯片的DCM 和PLL 输入输出频率都有范围,确认8.05在可用范围内后再看能不能分出来了。
发表于 2016-3-29 20:05:14 | 显示全部楼层
可以用逻辑分出一个8.05M的脉冲做为高频时钟的使能信号来做相关8.05M的控制
发表于 2016-3-29 20:05:14 | 显示全部楼层
10M分频为5M,然后产生
 楼主| 发表于 2016-3-29 20:10:55 | 显示全部楼层
本帖最后由 zengbowenzi 于 2016-3-29 20:13 编辑

回复 2# 董小三


  我电路上的FPGA外部只接了100M晶振,无法输入其他频率的时钟,8.05M只能用这个100M时钟产生
 楼主| 发表于 2016-3-29 20:12:47 | 显示全部楼层
回复 5# shiyinjita

我电路上的FPGA外部只接了100M晶振,不支持再输入其他频率的时钟,8.05M时钟只能通过100M来产生
发表于 2016-3-29 20:21:29 | 显示全部楼层
回复 7# zengbowenzi


   我怎么发现可以哈 dcm.jpg
发表于 2016-3-29 21:18:30 | 显示全部楼层
回复 8# shiyinjita

100*2/25=8,而不是8.05
 楼主| 发表于 2016-3-29 21:34:22 | 显示全部楼层
回复 8# shiyinjita


   是不是不同的FPGA是不一样的,我用的是v4sx35的,你用的是什么芯片
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-21 19:16 , Processed in 0.028671 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表