在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: YQyoyo

[求助] PIPELINE adc仿真MDAC问题

[复制链接]
发表于 2016-4-7 17:07:43 | 显示全部楼层
本帖最后由 leave22 于 2016-4-7 17:13 编辑

尝试回答你的问题。
1. 运放结构是什么,1.2pF负载和600fF负载的时候,stb相位裕度多少。开关电阻太大引入零极点?如果运放是two-stage+miller补偿结构,是否加了调零电阻,负载变化导致极点变化?

2. 50M不满足的原因是什么,第一级输出达不到12bit-1?还是第二级?reference建立是否足够?
 楼主| 发表于 2016-4-7 19:08:01 | 显示全部楼层
回复 21# leave22

1. 运放结构是什么,1.2pF负载和600fF负载的时候,stb相位裕度多少。开关电阻太大引入零极点?如果运放是two-stage+miller补偿结构,是否加了调零电阻,负载变化导致极点变化?

您好,两级运放,fold cascode+共源。相位裕度明显第二级(600f)时候好。至于开关引入极零点,我不确定。有调零电阻的

2. 50M不满足的原因是什么,第一级输出达不到12bit-1?还是第二级?reference建立是否足够?
   
第二级输出达不到精度要求。参考源我采用的是理想值。谢谢
发表于 2016-4-7 21:18:04 | 显示全部楼层



1. 您判断精度不满足要求是根据建立值20.45mV?还是FFT结果?

2. 从第一个帖子图片看,您第二级建立的时候,带宽不够,看样子也影响到了摆率,相位裕度貌似都够,尝试调小miller电容看看。

3. 关于尖峰,我觉得有种可能是这样的。仅针对您第一个帖子里+160mV/-160mV的输入,电容采样时,bottom端是VIN,top端是VCM,切换到HOLD时,bottom端连接+Vref/-Vref,如果这VIN和+Vref/-Vref相近,那么运放输入端跳变就会小点,输出跳变也会小。反之如第二级建立的时候,因为此前stage1_vout输出小,第二级电容bottom端从stage1_vout切换到+Vref/-Vref时,会引起运放输入端发生大的跳变。大的跳变对应大信号摆幅。
 楼主| 发表于 2016-4-8 20:30:36 | 显示全部楼层
回复 23# 您好,我看精度是根据建立值来看的,这样是否存在问题呢
发表于 2016-4-9 11:33:38 | 显示全部楼层
回复 24# YQyoyo

您这个建立值不准是offset还是运放建立不完全?这二者影响不一样。
 楼主| 发表于 2016-4-9 13:44:15 | 显示全部楼层
回复 25# leave22

那应该怎么看究竟是因为什么呢
 楼主| 发表于 2016-4-9 14:06:36 | 显示全部楼层
回复 25# leave22


    我在输入为零的时候,输出在CK1时钟相有22.37nV,在CK2时时钟相时大概73.07pV,谢谢
发表于 2016-4-10 13:48:38 | 显示全部楼层
回复 26# YQyoyo
1. 看fft
2. 看稳态。比如最后1ns内建立是否稳定。
发表于 2016-4-11 13:14:54 | 显示全部楼层
谢谢分享
 楼主| 发表于 2016-4-11 14:07:24 | 显示全部楼层
回复 28# leave22


  单个MDAC可以看fft吗?谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 07:56 , Processed in 0.022411 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表