在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2951|回复: 3

[原创] Xilinx FPGA入门连载61:FPGA 片内ROM FIFO RAM联合实例之chipscope在线调试

[复制链接]
发表于 2016-3-21 12:08:18 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
Xilinx FPGA入门连载61FPGA 片内ROM FIFO RAM联合实例之chipscope在线调试

特权同学,版权所有

配套例程和更多资料下载链接:

http://pan.baidu.com/s/1jGjAhEm


1.jpg

1 FPGA在线配置


连接好下载线,给SP6开发板供电。

如图所示,在“Design à Implementation”界面下,首先选中“Hierarchy”下的“sp6.v”文件,接着双击“Processes: sp6”下的“Analyze Design Using ChipScope”。

2.jpg


在“ChipScope Pro Aanlyzer”界面中,点击菜单“JTAGChain à Xilinx Platform USB Cable…”。

3.jpg


随后弹出如图所示界面。大家可以尝试点击“Blink Cable LED”,相应的下载线上的LED将会闪烁,说明下载线连通正常。最后点击“确定”。

4.jpg


此时,我们看到“Project”界面下出现了两个设备,如图所示。选择第一个设备。

6.jpg


在第一个设备上单击鼠标右键,如图所示,选择“Configure…”。

5.jpg


接着弹出的配置界面中,点击“Select New File”,弹出右侧所示界面定位到当前工程所在文件夹下的sp6.v文件。完成后,点击OK


2 触发采样波形


此时,如图所示,我们可以双击“Trigger Setup”进行读写触发条件的设置,建议大家使用我们已经设定好的触发条件即可。

7.jpg


如图所示,我们单击菜单栏上的运行图标,然后双击“Waveform”查看波形。

8.jpg


我们设定触发条件为FIFO读使能信号上升沿时采样波形,采集到的波形如图所示。


整体波形:

9.jpg

         ROM读数据波形:

10.jpg


第一次读FIFO波形:

13.jpg


第二次读FIFO波形:

12.jpg


第三次读FIFO波形:

13.jpg


第四次读FIFO波形:

14.jpg


RAM波形:

15.jpg





1.jpg
2.jpg
3.jpg
4.jpg
5.jpg
6.jpg
7.jpg
8.jpg
9.jpg
10.jpg
13.jpg
15.jpg
1.jpg
2.jpg
3.jpg
4.jpg
5.jpg
6.jpg
7.jpg
8.jpg
9.jpg
10.jpg
11.jpg
14.jpg
15.jpg
1.jpg
2.jpg
3.jpg
4.jpg
5.jpg
6.jpg
7.jpg
8.jpg
9.jpg
10.jpg
11.jpg
12.jpg
15.jpg
发表于 2017-11-12 07:44:29 | 显示全部楼层
thanks for sharing
发表于 2017-11-12 19:47:42 | 显示全部楼层
谢谢分享!FPGA培训班正式开班了,武汉11月25日至芯科技带你走进FPGA的殿堂!!!
发表于 2017-12-7 18:51:21 | 显示全部楼层
谢谢分享,楼主辛苦了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-23 04:10 , Processed in 0.025303 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表