在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1991|回复: 4

[求助] 新手求助!基于FPGA的AD转换模块验证问题

[复制链接]
发表于 2016-2-28 20:58:34 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
FPGA做了一个AD转换模块,模拟端口的输入是高低电平信号,输出是转化之后的数字信号,求问如何判断或者计算这个模块转化的误码率呢?求高手指教!
发表于 2016-2-29 10:22:21 | 显示全部楼层
发送特定信号来采集
发表于 2016-2-29 11:30:48 | 显示全部楼层
AD转换有误码率码?这个我从未听过。
判断是否正常很简单,外界一个信号源,简单的单频信号即可,不过注意信号不可过强,峰峰值一般1V以内即可。
然后用Signial Tap工具(Xilinx用户可用Chipscope)实时观察采样后的信号,即可验证模块工作是否正常。
 楼主| 发表于 2016-2-29 12:53:24 | 显示全部楼层
回复 3# yzmerry
设这样的,AD转换之后需要对信号进行判决恢复,因为传输的是数字信息,所以要判断恢复出的信号和原始信息是否存在很大的误码率。测试用的是Chipscope,但好像这样只能大致看下,不能定量计算出来这个模块的误码率。这是我个人的想法,哪里有问题希望指出,感激不尽!谢谢!
 楼主| 发表于 2016-2-29 12:54:52 | 显示全部楼层
回复 2# 菜鸟要飞


   谢谢,正在这样测试!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 00:00 , Processed in 0.022276 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表