在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2563|回复: 5

[讨论] sigmadeltaADC输入频率对电路性能的影响

[复制链接]
发表于 2016-2-25 10:17:15 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请问一下,假设对电路中的sigma-delta ADC比较器输出进行fft分析,当输入信号频率减小,而输出的SNDR值同样也减小,但是在simulink建模中,却是随着输入频率的增大,SNDR值减小,这是什么原因?
发表于 2016-2-25 12:48:24 | 显示全部楼层
你的simulink model与电路不一致
 楼主| 发表于 2016-2-25 14:46:12 | 显示全部楼层
回复 2# rong00i8


   假设你所说的是正确的,但是,当在电路中只改变输入信号的频率,保证采样的周期在不同的输入频率下是一致的,对比较器输出进行fft分析,随着输入信号频率的增大,得到的SNDR会变大,这应该是电路有什么特性对低频输入比较敏感
发表于 2016-3-11 15:04:55 | 显示全部楼层
当你的输入信号的频率变小,而你的采样频率不变的时候, 你的实际的OSR 是增大的, 那么就是说你的量化噪声是减少的。 你的SNDR 会随之增加。
这个就是model中的理论
发表于 2020-4-6 10:21:33 | 显示全部楼层
f lower, snr higher ~!!
发表于 2020-4-21 00:18:48 | 显示全部楼层
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-2 12:20 , Processed in 0.028794 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表