在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 7024|回复: 10

[讨论] 如何设计一个性能良好的ring vco?

[复制链接]
发表于 2016-1-14 18:58:03 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
最近打算做一个PLL,用于接口电路的时钟发生器,首先想做一个ring vco.
本人电路设计小白一枚,在开始设计之前,有些问题想请教一下各位。

1.我的工艺里面有1.2V的管子和3.3V的管子两种,我该采用哪种管子开始设计?(功耗不是优先考虑的问题,性能优先)

2.关于delay cell,我应该选择单端的还是差分的?

3.如果采用差分结构,理论上来说,就是设计一个放大器。那么我该如何评判这个delay cell(amplifier)的性能,从而保证我的VCO性能良好?比如频率响应,比如输出摆幅,比如充放电电流匹配以及上升(下降)沿的时间,比如零极点?

4.因为这个PLL是用于时钟发生器领域的,在评判VCO输出时钟性能的时候,除了phase noise,我还应该通过哪些仿真来判断VCO的性能是否良好?

5.另外还有一个问题是关于phase noise和jitter的,我们知道在频率轴上对相位噪声积分可以得到一个phase jitter,那么这个phase jitter跟period jitter(rms/peak to peak)以及cycle-to-cycle jitter(rms/peak to peak)之间有什么关系吗?通过仿真我如何能够得到带噪声的jcycle-to-cycle jitter或者period jitter?

最后一个问题还请有了解的亲们多多指导。纠结了好久了,看各种说明文章也没看出来个啥。谢啦!!☆⌒(*^-゜)v
发表于 2016-1-15 02:51:08 | 显示全部楼层
先说说你要达到什么性能吧
回复 支持 反对

使用道具 举报

 楼主| 发表于 2016-1-15 07:08:45 | 显示全部楼层
回复 2# hezudao


   500M到1500M。cycle to cycle jitter peak to peak,小于50ps。之前看过一篇论文,输出900M,相噪为-101dBc/100kHz。不知道这个折算成cycle to cycle jitter能有多大。
回复 支持 反对

使用道具 举报

发表于 2016-1-15 11:25:33 | 显示全部楼层
相噪为-101dBc/100kHz; 这个ring osc如果没有采用最先的那些提到的noise cancellation, 应该比较难达到。
回复 支持 反对

使用道具 举报

 楼主| 发表于 2016-1-15 11:29:50 | 显示全部楼层
回复 4# bright_pan
回复 支持 反对

使用道具 举报

发表于 2016-11-23 22:49:15 | 显示全部楼层
学习一下!
回复 支持 反对

使用道具 举报

发表于 2021-4-21 21:30:09 | 显示全部楼层
请问最后一个问题题主现在解决了吗?jitter有办法通过仿真得到吗?若是测试,又应该怎么测呢?
盼复,
祝好!
回复 支持 反对

使用道具 举报

发表于 2024-9-14 09:37:48 | 显示全部楼层
有没有大佬回答一下
回复 支持 反对

使用道具 举报

发表于 2024-9-18 15:50:05 | 显示全部楼层
好问题
回复 支持 反对

使用道具 举报

发表于 2024-12-12 18:48:38 | 显示全部楼层
读读周建政的DRM/DAB 接收机射频前端芯片设计中的关键技术研究
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-15 04:35 , Processed in 0.016747 second(s), 3 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表