|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
我在做design的时候,发现有些clock gate E端的net被视作clock net,但控制逻辑的data path其余部分都当作普通的signal net,在log file中看到有这个提示信息
CTS:design loop found at pin
最后做完PNR后发现这些clock gate的net都没有被工具好好地优化到,导致delay和transistion都非常大。
我在想这个问题是不是design当作有icg都会遇到?
还有如何很好地解决这个问题?让工具在Place或者cts的时候做icg优化(duplicate,relocation,merge,splite),这样做会不会导致FM不过? |
|