在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7231|回复: 7

[求助] 版图做LVS的时候出现property errors,显示mimcap_um_sin_rf的mimflag矛盾

[复制链接]
发表于 2015-11-2 16:12:08 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如题,做lvs的时候碰到的问题啊,找了半天也不知道这个mimflag是什么东西,lvs.report 显示layout的mimflag:2和source 的mimflag:1相矛盾。这个mimflag到底是指的什么。怎么修改呢?求大神指点,刚接触版图,不是很了解
发表于 2015-11-4 09:38:53 | 显示全部楼层
把错误贴图出来看看
 楼主| 发表于 2015-11-7 10:31:58 | 显示全部楼层
IMG_20151102_165810.jpg 回复 2# alice_xyf
 楼主| 发表于 2015-11-7 10:35:57 | 显示全部楼层
IMG_20151102_165742.jpg 回复 2# alice_xyf


   lvs显示的结果两个不一样,erc显示错误和comparison results 的错误不一样
发表于 2015-11-7 20:30:30 | 显示全部楼层
电容大小不一样吧。版图是电路的2倍,
发表于 2015-11-12 18:33:11 | 显示全部楼层
哈 !是电容面积不对
发表于 2015-11-13 11:28:02 | 显示全部楼层
电容面积不对!
 楼主| 发表于 2015-11-16 15:17:00 | 显示全部楼层
问题已经解决了,在工艺文件里面找到了,mimflag是mimcap的密度,我安装PDK时选择的电容密度和教程所用的不一样,所以报错
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 17:23 , Processed in 0.023001 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表