在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: djmming

[求助] ADC输入信号电平怎么总体抬高

[复制链接]
 楼主| 发表于 2015-9-15 14:21:18 | 显示全部楼层
回复 2# 摩柯


    加法器输入阻抗不够吧,有误差
 楼主| 发表于 2015-9-15 14:24:46 | 显示全部楼层
回复 10# fuyibin


    能具体讲下吗,不是很明白
发表于 2015-9-15 15:57:19 | 显示全部楼层
本帖最后由 fuyibin 于 2015-9-15 16:28 编辑

回复 12# djmming

你的输入是单端还是差分信号?
SH_shift.png
发表于 2015-9-15 16:31:49 | 显示全部楼层




    source follower 电流源阻抗做高比较困难,后级要是有T/H的话 考虑到对采样电容的摆率  需要大电流  如果电流源的L选的比较大 那么source follower的尺寸会非常大的  如果阻抗不够  增益又不理想
 楼主| 发表于 2015-9-15 17:21:51 | 显示全部楼层
回复 13# fuyibin


    这种结构应该可以,我仿真看看
发表于 2015-9-16 08:49:56 | 显示全部楼层


反正是ADC,电位平移直接做在sample/hold电路里面,避免了加buffer,level shift等电路的代价和引入的不 ...
fuyibin 发表于 2015-9-14 08:59




    做一个SHA应该要比做buffer和level shift的代价大太多了,毕竟一个闭环一个开环
发表于 2015-9-16 09:10:25 | 显示全部楼层


做一个SHA应该要比做buffer和level shift的代价大太多了,毕竟一个闭环一个开环
lonerinuestc 发表于 2015-9-16 08:49



这个到未必,sample/hold比buffer和level shift的harmonic distortion要容易做的多
一个是处理离散信号,sample以后的hold是一个settling的过程,近似于处理静态信号
一个是处理连续信号,需要时刻track输入信号,在高频输入时的harmonic太大
adc有输入input buffer的往往功耗大于sample hold,而且高频distortion还来源于此
发表于 2018-11-17 11:24:59 | 显示全部楼层
学习中。。。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-29 03:07 , Processed in 0.019999 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表