在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1532|回复: 4

[求助] 1.5比特ADC中比较器的设计

[复制链接]
发表于 2015-8-23 16:19:57 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近在做流水线型ADC,在仿真1.5比特ADC中用到的动态比较器时,对其动态比较器的原理不够理解,希望大神们指点一下,小生感激不尽!!! 图片2.png

       图(1)           图(2)
论文里说只要调节M1、M2、M3M4管子宽的比例就可以控制比较器的阈值电压。1.5比特ADC中的比较器需要讲输入信号与-1/4Vref、+[size=11.818181991577148px]1/4Vref比较,
[size=11.818181991577148px]根据图(2)的公式,这个比较器实现的功能是不是讲输入的差分信号(Vinp-Vinn)与-1/4Vref、+[size=11.818181991577148px]1/4Vref比较了?如果是这样的话,是不是将M2、M3管子的宽设置为
[size=11.818181991577148px]M1、M4的1/4倍。。。。?这里面输入的既有差分信号又有-Vref、+Vref搞的我都晕了。。。希望大神们指点迷津,谢谢了!!!
 楼主| 发表于 2015-8-23 16:21:30 | 显示全部楼层
图片1.png 图1
发表于 2015-8-23 17:16:15 | 显示全部楼层
建议换个带有前置预放结构的比较器,精度高一些。
 楼主| 发表于 2015-8-24 18:19:24 | 显示全部楼层
大神可以解释一下吗
发表于 2015-8-25 10:38:34 | 显示全部楼层
这种结构回馈会很大吧
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-4 09:03 , Processed in 0.019881 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表