在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5765|回复: 13

[求助] 如何消除LDO本身的器件噪声对VCO相位噪声性能的影响

[复制链接]
发表于 2015-8-7 18:16:23 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
用LDO给VCO供电,但LDO本身的输出噪声会对VCO的相位噪声有非常大的影响,我试着在LDO与VCO之间加一个RC的低通滤波器,但对这个低通滤波的转角频率要求特别高,得100Hz~200Hz,这样我R取值50欧姆,C至少得15uF以上,这么大的电容只能放在片外,但片外电容得走很长的连线,连线上会引入噪声,所以用片外电容没有什么意义。并且LDO后面加低通滤波器来滤除LDO本身的输出噪声,这种技术相对来讲是比较落后的,请问比较先进的技术是什么?? 就算没有先进的技术,那到底该怎么样去解决这个问题呢?????? 求大神指教,不胜感激!!!
发表于 2015-8-7 18:49:50 | 显示全部楼层
帮你顶,虽然知道没人会/能帮你
发表于 2015-8-7 20:58:28 | 显示全部楼层
回复 1# 何平

可以看下浙大毛毳的论文,很好用。
发表于 2015-8-7 22:06:59 | 显示全部楼层
本帖最后由 freecore 于 2015-8-7 22:08 编辑

回复 1# 何平


   提高vco的psrr,采用全差分结构,如附件所示。
发表于 2015-8-8 03:52:41 | 显示全部楼层
回复 3# gm-cfiltersz


  麻烦你给个连接或者具体描述,多谢
发表于 2015-8-8 10:58:50 | 显示全部楼层
回复 5# waveguides
论文题目是:一种新型的全片内低噪声CMOS低压差线性稳压器,当然他这个也是抄别人的。
 楼主| 发表于 2015-8-9 09:45:37 | 显示全部楼层
回复 4# freecore


   您好,谢谢您的回复,请问如何来提高VCO的PSRR,在电路结构的选择上有什么注意的地方,是不是最好选择有尾电流源偏置的电流型LCVCO呢,而我现在VCO的结构是采用的无尾电流源的结构,上下采用二次谐波谐振滤波技术,这种结构的PSRR是不是很差??  怎么来衡量VCO的PSRR呢,是不是用参数Kvco(f/vdd)的大小来衡量。全差分结构的LCVCO是不是就不用加LDO了????????

求大神指教!
 楼主| 发表于 2015-8-9 09:48:22 | 显示全部楼层
回复 4# freecore


   附件什么都没有  麻烦您可以再发一次吗  谢谢了
发表于 2015-8-9 12:14:18 | 显示全部楼层
本帖最后由 freecore 于 2015-8-9 12:15 编辑

回复 8# 何平

附件发不上来,你自己搜吧:
A 4.7MHz 53μW fully differential CMOS reference clock oscillator with −22dB worst-case PSNR for miniaturized SoCs
发表于 2015-8-9 13:11:25 | 显示全部楼层
可以用MOS管形成的低通滤波器,可以做到转角频率很低,也可以节省面积
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 01:34 , Processed in 0.026900 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表