在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 9630|回复: 17

[求助] SAR ADC matlab建模中的问题

[复制链接]
发表于 2015-7-23 15:24:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%
%                  finite  bandwidth & slew-rate                   %   
%                       error calculation                          %
%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%
%                                                                  %
   deltaV=abs(threshold_id-threshold(i-1));
   slope=deltaV/tau;
   if slope > sr
        tslew=(deltaV/sr) - tau;
            if tslew >= Tmax              % only slewing
                error = deltaV - sr*Tmax;
            else
                texp = Tmax - tslew;
                error = (deltaV-sr*tslew)*exp(-texp/tau);
            end

   else
                % only exponential settling

    texp = Tmax;

    error = deltaV*exp(-texp/tau);
   end
   threshold(i) = threshold_id - sign(threshold_id-threshold(i-1))*error;

大神们能不能帮忙解释下,上面这段Approx代码的意思啊,这是在校正什么呢?

下面是这个函数的开头
function [counter,thresholds]=Approx_2_hl(input,nbit,f_bw,sr,f_s,v)
% input= input sample
% nbit=  number of converter bits
% f_bw=  DAC bandwidth [f_s]
% sr=    DAC slew-rate [V_fs/T_s]
% f_s=   normalized sampling frequency
发表于 2015-7-24 14:29:36 | 显示全部楼层
运放的摆率会影响建立时间,最后稳定电压与理论值之间存在误差。
发表于 2015-7-24 14:30:59 | 显示全部楼层
可以参考Data Converter一书
 楼主| 发表于 2015-7-27 16:12:31 | 显示全部楼层
回复 3# zcg0697


   好的,谢谢啦,最近也正在看书,这本书到手了,不过还没来得及看,后面好好学习下O(∩_∩)O~
 楼主| 发表于 2015-8-21 17:28:44 | 显示全部楼层
回复 2# zcg0697


   今天看到一篇清华的硕士论文,上面写着,运放结构的比较器可以分辨较小的输入信号,但速度较慢;Latch结构的比较器速度较快,但是只能分辨较大的输入信号。速度的快慢我明白,不过为什么说latch结构的比较器只能分辨较大的输入信号呢?望大神不吝赐教O(∩_∩)O~
发表于 2015-9-21 13:44:35 | 显示全部楼层
回复 5# 天蓝Lenore


   因为 latch结构的比较器的输入失调电压比较大。
 楼主| 发表于 2015-9-21 14:58:56 | 显示全部楼层
回复 6# pickpunk


   恩,看到后面明白啦,谢谢咯O(∩_∩)O~
 楼主| 发表于 2015-9-21 15:56:17 | 显示全部楼层
回复 6# pickpunk


   对了,我看到了一个地方说,前置运放把信号放大到Latch能识别的幅度,Latch把信号放大到数字电路能识别的幅度。请问数字电路能识别的幅度大概是多少啊,或者说是什么数量级呢?
发表于 2015-9-24 14:26:55 | 显示全部楼层
回复 8# 天蓝Lenore


    latch把信号放大到Vdd
 楼主| 发表于 2015-9-24 15:51:07 | 显示全部楼层
回复 9# pickpunk


   会有那么大呀?是因为输出非零(GND)即1(Vdd)吗?那如果输入信号大一些的话,那岂不是要被放大到好多个Vdd了?谢谢大神的指点,不过我还有点一知半解啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-12 07:46 , Processed in 0.035865 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表