在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3608|回复: 8

[求助] 做layout lvs时允许电路电阻与版图电阻阻值存在0.5%误差在哪里设置?

[复制链接]
发表于 2015-7-1 17:33:58 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
看到解答哦,记得以前看到别人在一个文件里设置过,但是不记得了
发表于 2015-7-1 19:07:02 | 显示全部楼层
calibre 的是trace property语句,别的我不知道。如果你手头有文件打开看一下就知道咋定义了。
发表于 2015-7-2 11:31:05 | 显示全部楼层
发表于 2015-7-2 15:54:29 | 显示全部楼层
我举个例子,3%的误差
TRACE PROPERTY M(MN) L L 3
发表于 2015-7-2 17:36:09 | 显示全部楼层
lvs rule里改 trace property
发表于 2015-7-3 09:21:23 | 显示全部楼层
在lvs rule里搜索tolerance ,这句话下面的语句定义了MOS管长宽、电阻阻值及长宽、电容容值及长宽等参数所允许的误差范围。小弟新人一个,说错莫怪
发表于 2015-7-14 16:05:21 | 显示全部楼层
trace property
发表于 2015-7-15 09:41:37 | 显示全部楼层
四楼bingo
发表于 2017-3-16 08:13:24 | 显示全部楼层
TRACE PROPERTY R INSTPAR(R) R 0.5 MASK
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 00:06 , Processed in 0.027316 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表