在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 35482|回复: 43

[求助] 请教一种CMOS门级构成的施密特触发器的作用

[复制链接]
发表于 2015-6-17 15:58:03 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 bgd_wang 于 2015-6-17 15:59 编辑

捕获.PNG


常见于比较器的倒数第二或者第三输出级(如OTP模块中),请大牛详细分析该电路的原理,MP1和MP2的作用是什么,如何体现滞回。如果直接换成一个反向器,会有什么问题。
发表于 2015-6-17 16:06:46 | 显示全部楼层
常用于IO输入信号整形处理。
发表于 2015-6-17 17:17:05 | 显示全部楼层
可以查看Baker的书的比较器相关部分。
发表于 2015-6-17 18:45:38 | 显示全部楼层
阎石的书上,比较器那一章有这个电路
发表于 2015-6-17 18:58:10 | 显示全部楼层
这个是经典的施密特触发器,可以简单做个仿真一下就明白了
发表于 2015-6-17 22:04:36 | 显示全部楼层
本帖最后由 张小明 于 2015-6-17 22:06 编辑

如果没有mn2和mp2,只是一个简单的反相器,转换电平在1/2vdd左右。当vi为0时,mn0和mn1截止,此时vo为高电平,同时mn2导通,mn1的源端为vdd-vgs2左右。如果vi升高到vth时,mn0开启,但此时由于mn1的源端电位较高,mn1仍然保持截止,哪怕vi升高到1/2vdd也是如此。只有当vi升高使得mp0和mp1截止时,使vo降低,vsn1降低,才会使mn1导通,引入正反馈,vo降低 vsn1降低 vgsn1升高 Ronn1 降低 vo降低。同理只有当vi降低到比1/2vdd还要低很多时才会使输出高电平。所以vt+>1/2vdd, vt-<1/2vdd.表现出滞回特性。
mn2和mp2的作用一方面是控制了mn1和mp1的源端电压,产生迟滞;同时提供反馈回路。
 楼主| 发表于 2015-6-18 09:02:00 | 显示全部楼层
回复 6# 张小明
讲的很细,谢谢!
发表于 2015-8-29 17:20:11 | 显示全部楼层




   滞回的窗口是多大?怎么算的
发表于 2016-6-22 11:00:47 | 显示全部楼层
LOUZHUHAOREN
发表于 2017-1-3 20:09:50 | 显示全部楼层
thank for explaing
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-27 21:12 , Processed in 0.034831 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表