在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2662|回复: 3

[求助] 电路实测最高频率与ISE报告的最高频率差别很大,正常么?

[复制链接]
发表于 2015-6-14 19:42:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
想测一个电路的最高工作频率,根据ISE综合后的报告,最大时钟频率能到160MHz。而我把电路例化到FPGA中,用chipscope观测输出,发现时钟调到80MHz时,输出就不正确了,请问这种情况正常么?
发表于 2015-6-14 22:18:38 | 显示全部楼层
chipscope本来就会影响max frequency的
发表于 2015-6-14 22:26:22 | 显示全部楼层
你得看布局布线后的静态时序分析报告,以那个为准看能不能跑到所需频率。光看综合后速度不准的
发表于 2015-6-15 11:50:27 | 显示全部楼层
PR后的报告应该是准确的,实际可以比报告跑得更高些。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 19:33 , Processed in 0.020426 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表