在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2566|回复: 2

[求助] 关于CPPLL cycle slipping现象咨询

[复制链接]
发表于 2015-6-12 09:51:47 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
刚在学PLL,个人觉得用PFD的CPPLL,既然是鉴频鉴相器,那么在输出频率和参考频率相差很大的时候,PFD是FD的功能,那么控制CP充放电开关的的UP信号就差不多是100%占空比,一直处于充电状态,怎么会出现cycle slipping的现象呢?
请达人指点一二
发表于 2015-6-12 16:17:13 | 显示全部楼层
回复 1# yxw8193


   cycle slipping 和你设计的Fref/BW的比例有关,太大不行太小也不行,一般大于10小于400都是满足要求的,跟你的设计指标有关
发表于 2015-6-12 21:48:19 | 显示全部楼层
发个波形看看
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 17:06 , Processed in 0.014315 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表