在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: lvxueju

[讨论] 开始用fpga写adc 100M 8bit 数据采集控制器

[复制链接]
 楼主| 发表于 2015-5-28 10:23:09 | 显示全部楼层
是接到fpga的io上的。感觉用pll一下,相位考虑的好点。程序的健壮性好点。
发表于 2015-5-29 19:07:10 | 显示全部楼层
回复 6# lvxueju
为什么要用FIFO缓数据?要做不同时钟频率的数据读写吗?
 楼主| 发表于 2015-6-3 14:13:33 | 显示全部楼层
回复 12# CircleFace

恩,这两天出去的,没写程序。传过来的数据,要送给dsp处理。知道dsp core的处理速度,没那么快呢!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-12 03:14 , Processed in 0.019676 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表