在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1853|回复: 1

[求助] 关于quartus中critical warning的问题

[复制链接]
发表于 2015-4-1 22:00:52 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近程序里出现了一个严重警告,但是不知道存在多大的风险,跪求大神解答。
Critial Warning: output pin"LVDS_C"(external output clock of PLL "pll1:inst12|altpll:altpll_component|pll1_altpll:auto_generated|pll1") uses I/O standard 3.3-v LVCOMS, has current strenghth 2mA, output load 0pF, and output clock frequency of 118MHz, but target device can supprot only maximum output clock frequency of 74MHz for this combination of I/O standard, current strength and load.  我理解的意思是我程序中要求一个管脚的输出频率达到118M,但是在当时IO配置,电流强度和负载的情况下最大只能到74M, 把电流变大能提高频率,但是我当时的电流已经是可以选的最大值了 ,如何配置才能解决这个问题呢 谢谢啊
发表于 2015-4-1 22:57:55 | 显示全部楼层
管脚的名字以 lvds 开头,指定的是3.3-v LVCOMS电平标准。你确定电平标准对了吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 21:04 , Processed in 0.018047 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表