在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4913|回复: 5

[求助] FPGA高速串并:BUFIO2驱动多个ISERDES问题

[复制链接]
发表于 2015-3-29 00:51:27 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位大侠:背景情况:
目前我有一个设计需求,外部输入同步时钟一对LVDS,与其同步的16位数据LVDS,共17个差分对输入,使用时钟对16位数据进行采集接收,时钟最高输入频率500MHz,SDR模式。


同一个片子有两个相同的采集通道,因此共2对时钟,32对数据,分别采集。

我的考虑:
由于使用了低成本的spartan6 lx100t芯片,外部输入可能运行的最高频率约为200MHz,因此需要将每位数据使用ISERDES进行1:4的串并转换,这样片内使用64bitsfifo接收,可将内部时钟频率降到125MHz。

问题:
1,FPGA的BUFIO2资源数量是有限的,使用一个BUFIO2驱动所有的16个ISERDES2,由于这16位不在同一个BANK上,更不在同半个BANK上(好像一个BUFIO2只能对应半个BANK),就需要多个BUFIO2去分组驱动不同半BANK上的ISERDES2,这样就得明确硬件上哪些数据位对应的是哪个BUFIO2,这个从哪里获得信息?
2,是否可以把片内的32个BUFIO2全部用上,由于管脚只使用了BANK0和BANK1,而BUFIO2是分布在所有的bank上,按表面理解其他BANK的BUFIO2是不能驱动BANK0和BANK1的ISERDES2的,有没有可能?
3,目前我尝试上述1中的方式,报错:ERRORlace:1318 - User has over-constrained component BUFIO2_Iinst. There are
   no placeable sites that satisfy the user constraints. Please review the user
   constraints on the driver component and the load components of BUFIO2_Iinst.
请高手指出问题所在或者另辟蹊径解决这个应用,谢谢。
ISERDES.jpg
发表于 2015-3-29 11:25:15 | 显示全部楼层
我也想关注这个问题。请高人指点。。。
发表于 2015-3-29 13:48:36 | 显示全部楼层
不会。。路过
 楼主| 发表于 2015-3-30 03:00:00 | 显示全部楼层
回复 1# seekerbjtu

持续关注
 楼主| 发表于 2015-3-30 17:24:09 | 显示全部楼层
不应该就这么沉了吧?
发表于 2015-3-31 14:41:05 | 显示全部楼层
由于使用了低成本的spartan6 lx100t芯片,外部输入可能运行的最高频率约为200MHz,因此需要将每位数据使用ISERDES进行1:4的串并转换,这样片内使用64bitsFIFO接收,可将内部时钟频率降到125MHz。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-7 07:34 , Processed in 0.034598 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表