马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
本帖最后由 Vdsat 于 2015-3-26 18:14 编辑
一个16M输入,48M输出的CPPLL失锁问题:
1.失效率:7%, 表现为PLL无法锁定,输出周期是乱的 2.失效现象:当失效表现与VDD(1.2V)电源密切相关 1.2V供电给下列红框模块
(1)当VDD升高到1.3V时,失效电路正常工作; (2)当VDD低于1.05V时,失效率增加; (3)对于1.2V能正常锁定电路,将VDD降低,到输出时钟异常后,再升高VDD电压,升到1.2V仍然异常,需要抬高到1.3V才恢复锁定; (4)对于异常电路,VDD为1.05V时,通过PLL的PWDN信号置成1,该信号为模拟模块的关断信号,同时将LPF的电容拉到地,过段时间置回0,输出时钟变为正常; (5)对于异常电路,VDD为1.2V左右时,通过PLL的PWDN信号置成1,该信号为模拟模块的关断信号,同时将LPF的电容拉到地,过段时间置回0,输出时钟仍然异常; 3. PLL参数:
|
| 输入频率 | 12MHZ | Divide_N | 16 | R | 2 | M | 2 | C(pF) | 17.74 | R(kΩ) | 30.095 | Icpup(uA) | 15.53 | Icpdn(uA) | 15.52 | KVCO(MHZ/V) | 249 |
环路带宽仿真结果 Fref(HZ) | FOUT(HZ) | BW(KHZ) | PW(°) | Fref/BW | 6M | 96M | 1029 | 56.42 | 5.83 |
4. 目前可疑的地方如下: (1)分频线路为异步分频,延时较大? CLK48M时钟与分频器模块共用一个二分频;
输出CLK48MPLL的输出驱动比较小,而负载比较大,尺寸如下;
CLK48MPLL后面连线比较长,算了下经过200欧姆METAL, 去驱动一个W/Lp=0.85u/0.13u,mp=9; W/Ln=0.28u/0.13u,mn=8的反相器,这个反相器的类型是nlvt12和plvt12;
(2) Levelshift延迟过大?
|