在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 2326|回复: 1

[求助] 求助dc中如何修正reset经过组合逻辑之后的fanout

[复制链接]
发表于 2015-3-11 01:59:50 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
在脚本中对于reset的设置如下
set_drive 0 [find port rstb]
set_dont_touch_network [find port rstb]
set_resistance 0 [find net rstb]
set_ideal_net [find net rstb]

vhdl代码中创建了一个连接至256个寄存器复位端的reg_clr <= '0' when new_iv='1' else rstb;

但是DC不会对此net进行优化,max_fanout设置为了15 ,因此有违例
并且max_transition也有违例,不知道是不是因为fanout过大引起的,如下



  max_transition

                             Required        Actual
   Net                      Transition     Transition        Slack
   -----------------------------------------------------------------
   reg_clr (dont_touch)         1.50           8.91          -7.41  (VIOLATED)
       PIN :   s2_0/data_reg_reg/RB
                                1.50           8.91          -7.41  (VIOLATED)
       PIN :   s2_1/data_reg_reg/RB
                                1.50           8.91          -7.41  (VIOLATED)
       PIN :   s2_2/data_reg_reg/RB
                                1.50           8.91          -7.41  (VIOLATED)
       PIN :   s2_3/data_reg_reg/RB
                                1.50           8.91          -7.41  (VIOLATED)
       PIN :   s2_4/data_reg_reg/RB
                                1.50           8.91          -7.41  (VIOLATED)


请问如何对此reg_clr进行优化?谢谢!
发表于 2015-3-11 20:02:01 | 显示全部楼层
异步复位在综合阶段不需要跑时序吧,和时钟信号一样需要在PR阶段做,再做静态时序分析看看有没问题!
而且我自己感觉假如复位信号为多周期信号,根本不需要管那么多!
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-14 17:02 , Processed in 0.017463 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表