在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7815|回复: 2

[求助] reset 信号dc综合的时候如何约束

[复制链接]
发表于 2015-1-30 22:18:28 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
1.对于异步的input reset signal一般在dc综合的时候怎么处理呢?是在input port上声明false path,还是ideal network比较好?2.对于内部的softreset signal net,如果该reset net是组合逻辑驱动找不到pin,使用set_ideal_network -no_propagate internal_soft_reset_net_name,只能声明该net,而不能声明整个reset network,这时候会导致整个reset network会做timing check & drc,z这种情况下如果再使用set_dont_touch_net_work,虽然dc不会动整个reset network,但是还是会报timing check&drc,怎么处理啊?
3.input async reset & internal soft reset信号在综合的时候怎么处理?
发表于 2015-2-2 19:52:36 | 显示全部楼层
false path/ideal network 设置目的是不一样的,false path是timing 相关,ideal network 是DRV相关
我建议设只设false path,让综合工具修DRV, 这个的目的是为了大概估计下面积。进P&R tool后把buffer tree删掉。让后端工具再去加buffer tree
发表于 2015-2-3 10:35:39 | 显示全部楼层
input async reset 可以直接false path或者set_input_delay 0  -clock xxx ,即一个很松的约束,

soft reset 可以用set_dont_touch_network 来约束,即和clock一样,里面也有-no_prop的意思,
一般clock,reset在综合的时候是dont touch的,即保持HFN不综合,后端来搞,而且不影响timing
你说的set_ideal_network 可以设个net,加上-no_prop,也许是你说的找不到pin的问题,
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 07:01 , Processed in 0.019021 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表