在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 9674|回复: 9

[讨论] CIFF CIFB SDADC modulatior compare 希望大家补充

[复制链接]
发表于 2015-1-23 10:28:07 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
CIFB: 反馈架构的信号传递函数STF是低通的,能对带外的一些干扰信号有抑制作用
反馈信号反馈回积分器的每一个内部节点,因此每一级积分器都必须提供一个足够大的补偿信号以与反馈回的信号相抵消,以尽量地使积分器的输入差分信号为零
每级积分器都得处理含有很多高频噪声的反馈信号,运放的带宽要求都接近,功耗就会比较大,并且积分器输出摆幅也都比较大
并且第一级积分器的误差信号较大,第一级积分器的增益必须降低,后几级积分器的噪声和非线性不能被第一级积分器很好地抑制,为达到噪声和线性度的要求,后面几级积分器的偏置电流必须增大,从而增加了系统功耗
由于每一级积分器都有一个反馈 DAC,增加了面积及系统延时,且在多bit结构中消耗更大
Snap1.bmp
CIFF: 前馈架构的sTF一般接近1但在高频处会有peaking,在此处的噪声干扰信号就会被放大;
只有很小的误差信号通过整个环路滤波器.因此,第一级积分器的增益可以较大,这样可以很有效地抑制后级积分器产生的噪声和非线性
每级积分器不再处理带高频噪声的反馈信号,所以对后级运放的带宽要求会降低,所以功耗相对而言会节省些,并且输出摆幅没有反馈型的大
结构具有更好的稳定性,当输出信号增大时,它的信噪比是逐渐降低的,即使最后一级积分器截止了,其他的积分器仍可通过 Feed-forward 级将信号传输到量化器。
还有一个缺点是在量化器前多了一个求和器,一般对这个求和器的带宽要求是较高的,同时会增加功耗和系统延时
Snap2.bmp
发表于 2017-11-1 21:16:45 | 显示全部楼层
如果把CIFB/CRFB/CIFF/CRFF都捋一遍就好了;
发表于 2018-3-2 10:22:56 | 显示全部楼层
大神啊,小弟拜读了
发表于 2021-10-8 15:01:00 | 显示全部楼层
拜读了
发表于 2021-10-12 10:19:47 | 显示全部楼层
受教了,谢谢!
发表于 2022-3-9 17:49:57 | 显示全部楼层
谢谢楼主分析
发表于 2022-12-21 18:11:01 | 显示全部楼层
thanks
发表于 2023-9-8 10:18:19 | 显示全部楼层
本帖最后由 istart_2002 于 2023-9-8 10:43 编辑

请问:
1.b1、b2、b3、b4是什么?
2.CIFF的前馈端x1(n)点为什么在c2输入端,不是在c2输出端?
3."CIFF只有很小的误差信号通过整个环路滤波器.因此,第一级积分器的增益可以较大",对于第一级来说CIFB和CIFF不是面对的相同的输入么?


发表于 2024-5-10 16:58:44 | 显示全部楼层
CRFB和CRFF没人整理吗?
发表于 3 天前 | 显示全部楼层
补充一点自己的理解 欢迎讨论指正
楼主说的积分器输出摆幅较大应该指的是没有b1到b4输入前馈的情况 Schreier的书里关于这一点已经解释的很清楚了
都有输入前馈的情况下CIFF输出摆幅小的优势就体现不出来了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 05:57 , Processed in 0.022613 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表