在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1609|回复: 2

[求助] 初来学习,请多多指教!

[复制链接]
发表于 2015-1-6 17:00:55 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我有点关于复位信号rst_n不太理解
我现在用FPGA控制DAC输出波形,功能模块的输入是这样
module zhen_jing(pi_clk,rst_n,cout);
input pi_clk;
input rst_n;
输入时钟pi_clk上电就会有,那rst_n复位信号从哪里输入呢?
发表于 2015-1-6 19:38:31 | 显示全部楼层
可以写个计时复位模块,上电后开始计时,计时完成就复位
 楼主| 发表于 2015-1-6 20:04:38 | 显示全部楼层
回复 2# duangege46

module nios_rst
(
clk,rst
);
input clk;
output rst;

reg rst;
reg [3:0] cnt;
always @ (posedge clk)
begin

if(cnt >= 10)

rst <= 1'b1;

else

begin

cnt <= cnt + 1'b1;

rst <= 1'b0;

end
end
endmodule

这样写行吗?我感觉好像有问题
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-19 01:15 , Processed in 0.022197 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表