在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 12709|回复: 20

[求助] VCO的压控增益Kvco

[复制链接]
发表于 2015-1-4 21:25:25 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
对VCO输出的频率电压特性曲线进行Corner全工艺角仿真时,发现Kvco这个值变化的太大了,甚至有从300MHz/V变化到1GHz/V的,并且这只是前仿真的所有情况,还没进行版图后仿真,请问你们做的用在PLL中的VCO,其Kvco变化的范围也是这么大吗???,这个值的变化直接影响PLL系统的环路参数,比如环路带宽,这个情况又该怎么解决呢???也就是怎么保持PLL系统的环路带宽不变????电荷泵可编程?triming??不胜感激!!
发表于 2015-1-4 22:36:14 | 显示全部楼层
回复 1# 何平


   如果参考频率不变,只变N,要考虑Kvco/N的情况,也就是Kvco/Fvco。带宽还是要可编程的,通过变Icp。
发表于 2015-1-4 22:37:22 | 显示全部楼层
Kvco变化2X很正常。但Kvco/fvco就比较稳定了。
 楼主| 发表于 2015-1-4 23:06:08 | 显示全部楼层
回复 3# lwjee

谢谢回复
  “ Kvco变化2X很正常。但Kvco/fvco就比较稳定了”这句话的前提应该是VCO的Kvco随控制电压在慢慢增大,这个时候Kvco/fvco才基本比较稳定,但是我做的VCO其Kvco随着控制电压的增大而减小,这样导致Kvco/fvco变化就更大了,不知道您用的是什么结构的VCO,是不是您的VCO做出来基本都是Kvco随控制电压在慢慢增大,还是您采用了一个什么样的特殊结构呢?
 楼主| 发表于 2015-1-4 23:25:49 | 显示全部楼层
回复 2# lwjee


   那您在代入环路参数计算PLL系统的环路滤波器电阻电容值的时候,是不是一直都是把Kvco/N作为一个整体的环路参数代入计算电阻电容的???如果是的话,那这个Kvco/N您一般是怎么取得,我看到一篇论文上面是这样做的:假如N的取值范围为8到20,那这个N就取13个点,从8到20,每一个点对应一个Kvco,从而每一个点对应一个Kvco/N,然后把所有的Kvco/N取值列成一个表格,把这个取值从小到大排列,然后取其平均值作为最终的一个环路参数去计算LPF电阻电容值,但我感觉这样做是不是太繁琐了,这个表格里面得要装多少个Kvco/N的取值才满足所有的PVT特性啊,并且每一个Kvco/N的取值都要自己手算自己列表。太麻烦了,我很想知道您是怎么做的??您是把它们分开作为两个不同的环路参数Kvco和N,还是一起作为一个呢?
 楼主| 发表于 2015-1-4 23:46:56 | 显示全部楼层
回复 3# lwjee


   这个电流Ip可编程,可编程的目的是不是为了triming呢?就是在芯片流片出来后,由于工艺的偏差,某一块芯片的Kvco可能变化很大并且这块芯片LPF的电阻电容值可能也会有偏差,所以实际这块芯片的环路带宽可能已经偏离电路设计的环路带宽太远了,这个时候就需要去不停地调整电荷泵电流,同时测一下这块芯片的环路带宽,直到环路带宽满足系统要求后,这个时候的电荷泵电流就调整好了,然后通过triming把这个电流固定下来,然后芯片就可以封装了。
还是直到整个芯片封装完成之后,这个电荷泵都一直是可编程的??也就是PLL芯片上面多出了几个引脚,这几个引脚是用来控制电荷泵的电流的??
我没有流过片,上面说的话全凭我自己以前看的一些帖子和自己的一些想象,所以对你来说,这些话可能很无知和菜鸟,还望大侠指教

发表于 2015-1-5 16:32:00 | 显示全部楼层
首先你要说一下你做的pll用在哪里?是freq synthesiser还是用作clock或者是cdr用。每种用处对bandwidth要求不同。即便做了btw calibration最后测出来的变化+/-50per也很正常。
kvco parameter变化是很正常的事情,2x,3x甚至更高都有。主要都是考icp来调节。
至于kvco和N是分是合都无所谓只是计算的习惯罢了。

如果你对bandwidth要求高的话并且速度不高的话可以采用Maneatis的selfbias技术。
或者采用ico这种一半gm比kvco要稳定些。
 楼主| 发表于 2015-1-5 16:59:21 | 显示全部楼层
回复 7# Jiken


   谢谢您的回复,我的PLL用作时钟,您说的:每种用处对带宽的要求不同,这句话怎么理解呢?  您说的带宽是指环路带宽吗?,我这里的PLL数字时钟,vco用的是环形,所以环路带宽应该是越大越好  谢谢赐教
发表于 2015-1-5 17:13:16 | 显示全部楼层
回复 8# 何平


    你在读硕,读博,or工作?
发表于 2015-1-5 17:26:30 | 显示全部楼层
回复 6# 何平

计算方法和你说的基本一致。Icp是数字编程,不是triming。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-11 15:50 , Processed in 0.027140 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表