在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4197|回复: 17

[求助] PLL指标求助

[复制链接]
发表于 2014-12-24 17:23:25 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
需要做一个16M晶振输入,52M输出的电荷泵PLL,有如下疑问:(1)输出频率(平均值)的精度能做到多少PPM?
(2)jitter值一般能做到多少?
发表于 2014-12-24 19:59:45 | 显示全部楼层
你的环路分频比打算设置为多少
 楼主| 发表于 2014-12-24 20:08:05 | 显示全部楼层
回复 2# 薛定谔的太极拳


   打算16二分频, CLKREF=8MHZ, divider N=39; vco=312MHZ; 再六分频得到CLKOUT=52MHZ; 这个有什么讲究吗?谢谢!
发表于 2014-12-25 10:21:15 | 显示全部楼层
1)外接晶振毕竟是要考虑成本的;
2)N=39,奇数分频的话你打算怎么做;
3)jitter,精度不是很高的话,2~3pico吧;
抛砖引玉。。。。。
 楼主| 发表于 2014-12-25 12:10:47 | 显示全部楼层
本帖最后由 自学成菜 于 2014-12-25 12:14 编辑

回复 4# 薛定谔的太极拳


   我这里晶振输入是允许的,奇数分频用计数器做。这个我以前做过没问题,PLL的功能实现肯定没问题,现在就是想怎么样能将JITTER和频率精度指标做上去,2~3ps的period jitter? 这个是仿真值吗?测试值是2~3ps好像不太好做,需要优化哪里?
发表于 2014-12-25 13:02:21 | 显示全部楼层
需要考虑功耗面积性能带宽等
发表于 2014-12-25 15:49:33 | 显示全部楼层
参考频率尽量高,能16M就不要除到8M。
考虑 N=52
发表于 2014-12-25 16:21:54 | 显示全部楼层
精度有什么考虑的,cppll精度100%
发表于 2014-12-25 17:23:32 | 显示全部楼层
楼主什么都去搞,不知道你老板让你多少时间搞定这个
 楼主| 发表于 2014-12-25 17:25:06 | 显示全部楼层
回复 8# longqingshan

我说的精度主要是指LONG TERM jitter的指标
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 17:56 , Processed in 0.021583 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表