|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
我现在正在做Σ-Δ小数分频PLL,用了单环三阶2位量化输出调制器,怎么觉得VCO输出时钟抖动非常大啊,两三百ps,比整数的PLL大多了,滤波器的电容用了很大,环路带宽已经设置得很小了,抖动还是很大。分频器的瞬时分频还是只有整数分频,平均值是小数,这样每个PFD比较周期都会有相位差,使得电荷泵会对滤波电容充放电,也就导致了VCTRL电压不稳定,这个电压波动要如何抑制?还有我的VCO是用环形VCO,工作频率为200M左右,这个对输出的时钟抖动有影响吗?希望有高人能指点一下,实在是不知道这些抖动要如何减小。不胜感激 |
|