在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2520|回复: 4

[求助] 小数杂散的抑制问题

[复制链接]
发表于 2014-11-18 10:54:19 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我现在正在做Σ-Δ小数分频PLL,用了单环三阶2位量化输出调制器,怎么觉得VCO输出时钟抖动非常大啊,两三百ps,比整数的PLL大多了,滤波器的电容用了很大,环路带宽已经设置得很小了,抖动还是很大。分频器的瞬时分频还是只有整数分频,平均值是小数,这样每个PFD比较周期都会有相位差,使得电荷泵会对滤波电容充放电,也就导致了VCTRL电压不稳定,这个电压波动要如何抑制?还有我的VCO是用环形VCO,工作频率为200M左右,这个对输出的时钟抖动有影响吗?希望有高人能指点一下,实在是不知道这些抖动要如何减小。不胜感激
发表于 2014-11-18 14:12:19 | 显示全部楼层
你先把ring osc VCO用一个理想的VCO模型代替看看呢?
发表于 2014-11-19 18:10:14 | 显示全部楼层
行为级仿真一下先
发表于 2014-11-19 21:21:26 | 显示全部楼层
目前这个jitter算正常的了,还想提高可以提高采样率和降低量化步长,
发表于 2014-11-21 09:14:54 | 显示全部楼层
回复 1# icccc1314


  滤波器几阶的?过了零点后环路滤波器对量化噪声的抑制是-20db/dec,而三阶DSM的噪声是呈60db/dec上升的,当然接近fs/2时是平缓的。  如果两阶,可以再加一级滤波器试试。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 04:00 , Processed in 0.031526 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表