在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: Johnson2011

[讨论] mismatch 总结帖

[复制链接]
发表于 2014-12-2 23:19:24 | 显示全部楼层
哪有那么好估算啊,mismatch的原因特别的复杂,咋能说清楚啊。
发表于 2014-12-3 04:45:14 | 显示全部楼层
回复 2# Johnson2011


   楼主继续!其实对电路设计师来说,更重要的是要知道怎么减小mismatch。
发表于 2014-12-3 04:47:26 | 显示全部楼层
回复 12# dafaa


  从电路设计的角度,减小mismatch最常用的有:1,增加尺寸,2,增加晶体管的overdrive voltage。
发表于 2014-12-3 04:49:40 | 显示全部楼层
从版图设计的角度,常用的减小mismatch的办法有:common-centroid结构,用dummy transistors包围,均匀的金属分布。更复杂的办法可以参考高精度DAC设计的相关论文。
发表于 2014-12-3 04:50:31 | 显示全部楼层
为了挣点信元容易吗我。
发表于 2014-12-3 09:02:41 | 显示全部楼层
完全正确的
发表于 2014-12-3 10:13:26 | 显示全部楼层
楼主加油,一起努力
发表于 2014-12-3 13:53:59 | 显示全部楼层
mismatch 对于COMPARTOR是最关键的,一般仿真,跑MC也可以。或者DC
发表于 2015-6-2 22:06:06 | 显示全部楼层
坐等楼主更新“今天主要介绍电流镜的Mismatch”
发表于 2016-3-4 12:54:21 | 显示全部楼层
楼主还没开头就跑了  几年不见人......
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-28 09:29 , Processed in 0.020647 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表