在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2304|回复: 2

[求助] 求助:关于xilinx 板级验证的一个问题,望FPGA大神多多指教

[复制链接]
发表于 2014-11-24 11:05:42 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我设计了一个运算模块,然后分别用V5和V6两种芯片的板子进行验证,加上串口调试助手,我的设计中需要uart作为通信接口,也就是我的模块外围加上了uart接口。综合之后发现,V5验证结果是正确的,但是同样的程序在V6上就不能得到正确结果。PS: V6上分别用了200M 和100M的时钟,100M的时钟是加入了分频的IP核获得的,综合的最大时钟频率是220M,但是哪种时钟条件下,结果都不正确。PS:在接口模块上会根据不同的板子进行不同的调整。     为什么有这种情况的发生,现在锁定不了问题所在,焦虑,求大神解救。
发表于 2014-11-24 21:49:24 | 显示全部楼层
如果怀疑时钟不对的话,可以用200M的时钟sample 100M的时钟,看看是不是1:2的关系。另外,估计你这个要用chipscope抓信号debug,可能更快一些。基本上时钟/复位问题的可能性大。
发表于 2014-11-25 00:13:29 | 显示全部楼层
仿真出来结果是对的么
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-20 22:30 , Processed in 0.015103 second(s), 9 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表