在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 8479|回复: 12

[求助] 关于I2C 开漏输出的问题

[复制链接]
发表于 2014-7-30 23:39:26 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
大神们,请教一个I2C的问题,谢谢了!
开漏输出的上拉电阻是在芯片设计时,做在pad上的,还是在板级系统设计的时候,加在芯片外面的呢?I2C 的HS模式下的上拉电流源是必须需要的吗?需要的话,这个肯定是做在芯片内部的吧?!
发表于 2014-7-31 05:25:49 | 显示全部楼层
pull-up resister 不會做在 pad 上面, 因為 I2C bus 上面可能還有其他的 device, 這要一起考慮.
发表于 2014-7-31 08:45:33 | 显示全部楼层
如果是点对点传输,可以考虑加在pad上。如果是bus结构,那就要综合考虑了。
 楼主| 发表于 2014-7-31 10:06:29 | 显示全部楼层
回复 2# Holtek12


     那HS模式的上拉电流源呢?这个应该是做在芯片内部的吗?还是也是在板级去考虑的?还是可以不用加?谢谢!
 楼主| 发表于 2014-7-31 10:07:16 | 显示全部楼层
回复 3# haitaox


         那HS模式的上拉电流源呢?这个应该是做在芯片内部的吗?还是也是在板级去考虑的?谢谢!
发表于 2014-7-31 12:53:27 | 显示全部楼层




    上拉电流源,就是通过上拉电阻接到Vcc上吧。
     使用FPGA的内部上拉就是上拉到这个bank的Vcco
发表于 2014-7-31 17:03:01 | 显示全部楼层
电流源应该做在芯片内部的
发表于 2014-7-31 18:26:18 | 显示全部楼层
一般都要上拉到VCCIO
发表于 2014-8-4 10:08:21 | 显示全部楼层
工艺库里找一找是不是有这种上拉电流源。HS模式下是需要的,不然SCL的时钟上升沿很差,基本上是三角型的。
发表于 2015-2-17 17:05:21 | 显示全部楼层
回复 1# kuailexiari

你好,请问你的问题最后解决了吗?怎么做的?最后测试结果如何?I2C的SDA和SCL可以用双向可控的digital pad吗?谢谢!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-23 03:12 , Processed in 0.026748 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表