在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1698|回复: 3

[求助] 用PT做时序分析是对于设计中调用的DW怎么处理

[复制链接]
发表于 2014-7-25 11:26:21 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 liliwa 于 2014-7-25 11:35 编辑

大家好,请教一个问题。
我的设计中调用了DW中的乘法器、加法器一些IP核,之前在做DC时,在link_library中加入的是.sldb文件,那么要是用PT做时序分析时,在link_path中应该加入的是什么呢,在跑PT时,就提示了没有延迟信息,而我看资料说PT只能输入db、verilog、VHDL,FDIF格式的文件。因而在这里就搞不懂了

到底加入什么会有这些IP核的延迟啊?????

追加一个,做PT时到底是读入DC生成的网表还是db文件啊?
我目前还没有进行布局布线以及时钟树的操作,还是初学状态  麻烦了

谢谢了
发表于 2014-7-25 22:35:15 | 显示全部楼层
你没有读入Lib文件吧,查看set_operating_conditions命令说明。
另外,关于怎样设置工艺库的路径等,网上很多资料。或者直接看mannul
 楼主| 发表于 2014-7-26 10:04:53 | 显示全部楼层
回复 2# lvguang


    你说的是标准单元库的文件么,我读入了SMIC.25的库文件。我就是不知道对于DesignWare中调用的乘法器加法器这些要怎么处理
发表于 2014-7-28 09:18:36 | 显示全部楼层
pt只能读入gate level netlist, DW这种是rtl, 只有dc才能读入
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-6 18:10 , Processed in 0.019696 second(s), 10 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表