在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4512|回复: 5

[求助] Clock Gating Checks--Setup/Hold

[复制链接]
发表于 2014-6-18 16:36:46 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 freespirit 于 2014-6-18 16:38 编辑

菜鸟求教一个小问题:为什么要求Gating signal(UAND0/A) 在Clock signal(UAND0/B)CLKB的5ns下降沿以后到来,否则会有Clock gating hold check的violation? 还望各位大侠赐教。

waveform

waveform

logic

logic
发表于 2014-6-18 21:16:01 | 显示全部楼层
Think about what will happen when the enable signal switches when clock is high
发表于 2014-6-19 09:54:23 | 显示全部楼层
发表于 2014-6-19 10:46:30 | 显示全部楼层
回复 3# zero_0


    Agree, 但是如果就按LZ的圖, 如果他和enable 在clk =1 的時候變, gated clk 會出現glitch
发表于 2014-6-19 19:44:38 | 显示全部楼层
用icg 得了,不用考虑的这么细,
 楼主| 发表于 2014-6-23 16:37:42 | 显示全部楼层
回复 2# navylin1


   刚开始看这方面的资料,首先回到一个初始问题,Clock gating check 的目的是什么?如果不去gate Clock节省动态功耗,那么就让与门变成“透明”逻辑,让Clock signal保持原来的频率和相位通过该与门?如果是这样的话,那么gating signal应该一直保持高电平就是了;在需要gate Clock的时候再变成低电平就是了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-9 18:50 , Processed in 0.020946 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表