在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: xionghaian

[求助] 基于CMOS的基准设计的问题望大神解答

[复制链接]
发表于 2014-5-12 14:18:47 | 显示全部楼层
水汤汤说的对,自己bias自己容易有问题
发表于 2014-5-12 14:47:55 | 显示全部楼层
LZ先不要急着仿真,先把整个电路的工作原理搞清楚再说,最好用笔画画。。。
 楼主| 发表于 2014-5-20 17:20:28 | 显示全部楼层
回复 7# kxjxxfei


    谢谢,我再加上启动电路试试和改改电路,能加下QQ290382687吗?有问题希望你能帮下我  毕业设计太难受了···
 楼主| 发表于 2014-5-20 17:42:24 | 显示全部楼层
回复 7# kxjxxfei


    谢谢  我们加一下你的QQ吗  有问题希望可以问下你··我毕业设计·苦恼啊··290382687  我的号  望回复
发表于 2014-5-20 23:56:45 | 显示全部楼层
···· 你Y点的电压 由 你的ref电压 除以pmos下面的电阻  得出的电流 用在pmos的平方率公式上 得出的  你改变pmos  当然电流不变
发表于 2014-5-21 00:02:48 | 显示全部楼层
你Y点的电压应该预设成一个合理的值 使得漏端接vref的 pmos能在饱和区   比如你是1.2v的电压  vref是要0.8v  vth算350mv  那么 VY就不能小于 0.45v  又要保证pmos不截止  那么不能超过 0.85v   所以0.6-0.65 比较合适   一般都设成vdd一半
发表于 2014-5-21 00:04:59 | 显示全部楼层
然后再通过 你想要的vref那条之路上的电流(这个完全由你vref下面的那个电阻决定)  算出你pmos的管子宽长比
 楼主| 发表于 2014-5-21 19:56:44 | 显示全部楼层
回复 17# daodai


    我可以加你的QQ吗?

基准部分

基准部分

这是我把电路改进后了,但是Verf产生的电路部分上的PMOS不知道为什么它的电流不和前两个一致,而且他们的电流不是应该由下面的I=VBE/R7+(VBE1-VBE2)/R11, 得出与温度无关的电流,对应的求出R11与R7的比值,其中R7=R12。你说的放大器的输出的范围这里是这个问题吗?我仿真结果看这俩PMOS都在饱和区,为什么前两个没事,最后一个I3怎么不和前面相等?
 楼主| 发表于 2014-5-21 20:06:50 | 显示全部楼层
回复 13# xionghaian


   
   ?

基准部分电路

基准部分电路


这是我把电路改进后了,但是Verf产生的电路部分上的PMOS不知道为什么它的电流不和前两个一致,而且他们的电流不是应该由下面的I=VBE/R7+(VBE1-VBE2)/R11, 得出与温度无关的电流,对应的求出R11与R7的比值,其中R7=R12。你说的放大器的输出的范围这里是这个问题吗?我仿真结果看这俩PMOS都在饱和区,为什么前两个没事,最后一个I3怎么不和前面相等?
发表于 2014-5-22 08:51:12 | 显示全部楼层
这个是不是接成正反馈了,而且OP的偏置电路需要启动电路
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-15 17:48 , Processed in 0.023662 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表