在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5045|回复: 5

[求助] 在PT中report_timing报sequential_clock_pulse_width,怎么修啊

[复制链接]
发表于 2014-3-27 09:24:44 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在PT中report_timing,报sequential_clock_pulse_width的violation, 请问怎么修啊,谢谢!
发表于 2014-3-27 21:25:27 | 显示全部楼层
Is the clock 50-50 duty cycle?
I thought that is gated clock. If the gated clock you may be fix the rtl code
 楼主| 发表于 2014-3-28 09:52:01 | 显示全部楼层
回复 2# wh1105
37-63,  没有经过clock_gate
发表于 2014-3-28 11:44:14 | 显示全部楼层
时钟脉宽不够,试试换个DFF,不同类型的DFF对时钟脉宽的要求会不一样。但是好像差异也不大。想不通的是,为啥这个问题会到PT时才发现呢?按理说在DC时就会表现出来了。
发表于 2014-3-28 21:14:17 | 显示全部楼层
What is the running frequency of you clock?
May be your clock to fast the standard cell has the limitation of minimum pulse width.
发表于 2014-3-30 00:47:19 | 显示全部楼层
使用对抗占空比偏差的时钟树结构,准确设置OCV
您需要登录后才可以回帖 登录 | 注册

本版积分规则

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 12:45 , Processed in 0.019739 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表