在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1911|回复: 2

[求助] xilinx spartan6做一个摄像头显示的问题

[复制链接]
发表于 2014-3-6 14:44:36 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我用xilinx spartan6做一个摄像头显示的东西,发现一个奇怪的现象,如果设置cdc文件,用chipscope去测量FV场信号,LV行信号的话,就显示正常,如果取消cdc文件,则显示是扭曲的画面,不是是怎么回事呢?输入的FV,LV端口都做了buff处理啊,如下代码:

   Inst_IOBUF_CAMA_FV : IOBUF
   generic map (
      DRIVE => 12,
      IOSTANDARD => "DEFAULT",
      SLEW => "SLOW")
   port map (
      O => CAMA_FV_I_Buf,     -- Buffer output
      IO => CAMA_FV_I,   -- Buffer inout port (connect directly to top-level port)
      I => '0',     -- Buffer input
      T => dummy_t      -- 3-state enable input, high=input, low=output
   );   


    Inst_IOBUF_CAMA_LV : IOBUF
   generic map (
      DRIVE => 12,
      IOSTANDARD => "DEFAULT",
      SLEW => "SLOW")
   port map (
      O => CAMA_LV_I_Buf,     -- Buffer output
      IO => CAMA_LV_I,   -- Buffer inout port (connect directly to top-level port)
      I => '0',     -- Buffer input
      T => dummy_t      -- 3-state enable input, high=input, low=output
   );
发表于 2014-3-6 16:04:04 | 显示全部楼层
去掉chipscope,检查下时序报告中时序比较吃紧的路劲,试着优化下再看看
发表于 2014-3-7 10:02:53 | 显示全部楼层
看起来是chipscope存在与否影响到时序了,约束覆盖全不全?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-21 11:39 , Processed in 0.019918 second(s), 12 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表