在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2181|回复: 2

[原创] FPGA 全局时钟 问题!!!ORZ..........

[复制链接]
发表于 2014-2-26 21:07:16 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位大神,请教一个关于FPGA时钟的问题,
我们项目需要使用100MHZ和400MHZ的时钟,其中100MHZ是系统时钟,需要是全局时钟,400MHZ只是驱动DA模块。

开始我们项目的100MHZ的时钟是由MMCM核产生的,可以综合编译,而且很快,生成bit文件大约3个小时,但是MMCM产生的时钟质量不好,存在抖动,所以使用BUFR+BUFG模块来产生100MHZ的时钟,时钟质量是可以的,但是map的时候很慢,请问各位大神:

1.BUFR+BUFG模块可以作为全局时钟吗?
2.有什么可以改进的方法,让map更快?

多谢各位!!
发表于 2014-2-27 09:47:04 | 显示全部楼层
经过BUFG之后走的是全局时钟网路,能够驱动全局(也就是我们说的全局时钟),经过BUFR之后,只能驱动特定区域的逻辑,你用MMCM核产生100Mhz的时钟,然后让其经过BUFG,这样产生的时钟质量应该是可以的!
发表于 2014-2-27 12:38:32 | 显示全部楼层
回复 2# masure

mmcm里面已经用bufg了,IBUFDS+BUFG试试吧
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-9-27 09:21 , Processed in 0.020557 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表