在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: zsklong1111

[求助] LVS求助

[复制链接]
发表于 2014-1-28 15:13:01 | 显示全部楼层
1、首先,别着急,ICC的lvs检查过了而calibre不过,太正常了。
2、楼上问你是不是自己做的fram view,还是用的foundry的库,这是因为你自己做的话,可能会有些问题。
3、别纠结什么二极管啥的,从你的报告里看,断路相当多,楼上有人问你加没加filler,因为如果没加的话,stdcell之间的电源地没有连上,就造成了许多VDD和VSS的断路。
4、用hcell看一下,先将net match后再看别的。
5、网页很蛋疼,我刚才写了一遍,提交没成功,又打了一遍字。
发表于 2014-2-10 15:31:19 | 显示全部楼层
你是不是在lvs的时候把网标中的tie high,tie low 给搞掉了。或者是不是没有加上well的电位啊。再看看DRC吧,结合起来可能就能解决
发表于 2014-2-10 15:32:38 | 显示全部楼层
还有是什么工艺呢?是不是没有加上tabcell
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 23:38 , Processed in 0.013508 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表