在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3392|回复: 15

[求助] PLL锁定后有固定的phase error?

[复制链接]
发表于 2014-1-1 10:51:49 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
PLL锁定后(VCTRL电压基本稳定),发现UP和DOWN输出有固定的phase error,请教大家一下,这是什么原因造成的?其中Fref=100M,FB_DIV=20,FOUT=2G,phase error有180ps左右。
发表于 2014-1-1 10:54:18 | 显示全部楼层
charge pump mismatch , leakage current or other issue
发表于 2014-1-1 12:17:12 | 显示全部楼层
limited dc gain
发表于 2014-1-3 09:37:10 | 显示全部楼层
这个肯定会有。
 楼主| 发表于 2014-1-3 17:28:44 | 显示全部楼层
但是这个比较大,看了CP的mismatch,还可以。不知道还会有其它什么原因吗
发表于 2014-1-4 04:51:46 | 显示全部楼层
一定是什么地方在工作状态下有比较明显的Mismatch需要平衡,否则相位差不应该需要很大系统才能稳定下来。你看到的CP的Mismatch还可以是个什么概念?是怎么看的?
 楼主| 发表于 2014-1-4 09:20:46 | 显示全部楼层
用PFD+CP,然后在PFD的输入端加上同频同相的时钟,CP的输出端固定一个电压,跑tran,然后看UP和DOWN的电流匹配情况。
我的KVCO比较大,有>10GHz左右,不知道会不会是这个原因造成的?
发表于 2014-1-4 14:59:35 | 显示全部楼层




    直流Mismatch不代表瞬态没有Mismatch
    如果是CP的问题,那应该是输入的固定相位差恰好让VCO输入电压充放电相等
    PS:参考RAZAVI Page460 第三段
发表于 2014-1-4 19:21:36 | 显示全部楼层
还没有搞定哦?
你的cp架构是啥样的,你可以看看spark电流
发表于 2014-1-5 11:16:10 | 显示全部楼层
会有固定的phase error,PFD自身的原因/cp的电流源与电流层电流的差别/都会
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-1 12:50 , Processed in 0.037685 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表