在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3436|回复: 8

[求助] 像素photodiode版图有人画过吗?请教!

[复制链接]
发表于 2013-12-27 13:46:06 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 czq1419 于 2013-12-27 14:49 编辑

现在画一个pinned-photodiode版图,就是p-sub/N-well/p+的photodiode
请问有源区要盖住整个Nwell区域吗(P+包含在Nwell中)?
QQ截图20131227134521.png

全部盖住的话会有DRC error,仅盖住p+里面的话DRC没问题,但photodiode中非ACT的地方会有STI,这可不行
学生第一次画无经验,请教,另外还有什么须特别注意的?多谢
 楼主| 发表于 2013-12-27 14:48:41 | 显示全部楼层
别叫我问同事问导师,他们也不知道。。。
发表于 2016-8-29 13:08:56 | 显示全部楼层
who know it???
发表于 2016-8-29 17:36:31 | 显示全部楼层
如果是CIS工艺,应该有相应的DRC要求。
发表于 2018-1-30 10:00:01 | 显示全部楼层
seems ok !!!
发表于 2018-1-31 09:00:06 | 显示全部楼层
有源区就是做在n阱里的里
发表于 2018-1-31 09:48:16 | 显示全部楼层
谢谢分享
发表于 2018-1-31 16:00:42 | 显示全部楼层
可以用有源区覆盖住所有不想做STI的地方,用一些辅助层次让不想成为P+ n+的地方盖住。
发表于 2021-5-26 17:34:16 | 显示全部楼层
thnak a lolt
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-29 06:50 , Processed in 0.022692 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表