在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

找回密码

  登录   注册  

快捷导航
搜帖子
123
返回列表 发新帖
楼主: pantaopku

[求助] 为什么DC综合后仍然需要用PrimeTime做一遍STA,新手求教

[复制链接]
发表于 2021-12-13 13:47:44 | 显示全部楼层
每个工具的侧重点不一样
发表于 2023-5-10 11:30:09 | 显示全部楼层
学习一下
发表于 2023-5-10 15:49:01 | 显示全部楼层
DC综合工具的主要作用是将RTL级描述的电路转换为基于工艺库的门级网表,但并不能保证转换后的电路满足时序约束。因此,需要使用PrimeTime等STA(Static Timing Analysis)工具对所得到的门级网表进行时序分析,以验证电路能否在目标工艺库下正常工作。  通常情况下,DC综合会使用一个相对比较保守的时序约束来进行综合,以确保在变化的条件下电路都能正常工作,这就会导致DC综合生成的电路存在一定的时间裕量。因此,使用STA工具可以对这些时间裕量进行更加精细的分析,并生成更加准确的时序报告。  此外,还有一些其他的原因,例如PrimeTime可以帮助发现电路中存在的时序问题,如时钟抖动、噪声等,这些问题在DC综合时可能不易被发现。因此,为了保证电路的性能和可靠性,进行一遍STA分析是非常必要的。
发表于 2023-5-10 15:49:54 | 显示全部楼层
DC综合工具的主要作用是将RTL级描述的电路转换为基于工艺库的门级网表,但并不能保证转换后的电路满足时序约束。因此,需要使用PrimeTime等STA(Static Timing Analysis)工具对所得到的门级网表进行时序分析,以验证电路能否在目标工艺库下正常工作。

通常情况下,DC综合会使用一个相对比较保守的时序约束来进行综合,以确保在变化的条件下电路都能正常工作,这就会导致DC综合生成的电路存在一定的时间裕量。因此,使用STA工具可以对这些时间裕量进行更加精细的分析,并生成更加准确的时序报告。

此外,还有一些其他的原因,例如PrimeTime可以帮助发现电路中存在的时序问题,如时钟抖动、噪声等,这些问题在DC综合时可能不易被发现。因此,为了保证电路的性能和可靠性,进行一遍STA分析是非常必要的。
发表于 2023-5-16 12:39:14 | 显示全部楼层
thank
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-4-25 01:43 , Processed in 0.018321 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表