在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2741|回复: 6

[讨论] 关于0.35工艺下采样保持电路的最大输入Vinpp

[复制链接]
发表于 2013-11-30 12:59:19 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
采用全差分SHA,输入共模电平为0.5VDD=1.65V;采用Flip-Around SC架构,采样电容单端2pF,
设计了一个Bootstrap 开关,单端输入信号的幅度如果超过1V,Bootstrap开关采样结果就会出现较大失真。
因此要使单端输入信号幅度为1.2V的话,感觉采样开关很难做。

不知各位怎么看这个问题,有么有好的建议
发表于 2013-11-30 22:16:41 | 显示全部楼层
时钟频率是多少?能不能直接用cmos开关?
 楼主| 发表于 2013-12-2 10:05:42 | 显示全部楼层
回复 2# bananawolf
Fclk=5MHz; CMOS开关的电阻非线性比较大啊
发表于 2013-12-2 10:43:39 | 显示全部楼层
请问你有没有尝试过cmos开关?没有的话可以试试,我觉得5m采样,cmos开关是可以做的,而且面积也小。
cmos开关是不线性,但是如果每次采样的建立都小于指标要求,那么这个非线性是看不出来的。
 楼主| 发表于 2013-12-2 11:04:32 | 显示全部楼层
回复 4# bananawolf

我试过,CMOS开关很难满足12 bit的建立要求
发表于 2015-4-11 16:30:32 | 显示全部楼层
你的自举开关的SFDR能做到多少?
发表于 2015-4-11 17:07:31 | 显示全部楼层
CMOS开关很难满足12 bit的建立要求

WHY ??

顺便问下一般 sample/hold switch
要如何完全 canel charge_inject and clock feed through ?
如书上说 switch 前面加 1/2 w/L mos switch , 但是 switch on/off
都有

switch 电压如果是 5v or 10v  , 10V switch 会差异较大 . 但是 因为输入 vin 0~7v
所以使用 cmos 高压管直接处理 .

另外 如果 input
如果是处理 < 50mv
sample/hold 会如何 ?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-26 15:43 , Processed in 0.022522 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表