在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 2378|回复: 7

[原创] 请问下create_clock的问题

[复制链接]
发表于 2013-11-18 09:29:17 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
突然想到一个问题,如果create_clock定义在pin上的话,前面IO里的延迟怎么办?比如一个振荡器,如果定义在输出pin上的话,振荡器内部的延迟不就没有计算在内吗?
发表于 2013-11-18 15:00:56 | 显示全部楼层
回复 1# tntdog


    设latency
回复 支持 反对

使用道具 举报

发表于 2013-11-18 16:56:30 | 显示全部楼层
是input_delay吧
回复 支持 反对

使用道具 举报

 楼主| 发表于 2013-11-18 19:58:48 | 显示全部楼层
回复 2# sjtusonic


   可是综合时一般不用设latency呀?
回复 支持 反对

使用道具 举报

发表于 2013-11-19 08:51:20 | 显示全部楼层
回复 4# tntdog


    如果存在各个不同source latency的clock之间的交互,就应该设明各个latency。如果不存在这种交互,就不用设。
回复 支持 反对

使用道具 举报

发表于 2013-11-19 08:53:44 | 显示全部楼层
回复 3# korchagin


习惯上input delay是约束data路径,latency是描述clock路径

我觉得描述PLL到时钟pin的delay,还是latency更合适些。
回复 支持 反对

使用道具 举报

发表于 2013-11-19 09:26:06 | 显示全部楼层
Latency 一般有两种吗 一种是source latency 和 Network latency ,
你说这种应该设成source latency 应该就可以了吧
回复 支持 反对

使用道具 举报

发表于 2013-11-19 10:10:45 | 显示全部楼层
回复 7# 小干爹z2z


    对的
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-8-23 07:41 , Processed in 0.014434 second(s), 3 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表